介紹 (A(j.[4a CWBlDz 在高約束
芯片上與亞微米波導(dǎo)上
耦合光的兩種主要方法是
光柵或錐形耦合器。[1]
w#6)XR|+,. 耦合器由高折射率比
材料組成,是基于具有
納米尺寸尖端的短錐形。[2]
O06 2c)vIY 錐形耦合器實(shí)際上是
光纖和亞微米波導(dǎo)之間的緊湊模式轉(zhuǎn)換器。[2]
Cv[_N%3[ 錐形耦合器可以是線性[1]或拋物線性[2]過渡。
R?{f:,3R 選擇Silicon-on-insulator(SOI)技術(shù)作為納米錐和波導(dǎo)的平臺,因?yàn)樗峁└哒凵渎时,包括二氧化硅層作?span onclick="sendmsg('pw_ajax.php','action=relatetag&tagname=光學(xué)',this.id)" style="cursor:pointer;border-bottom: 1px solid #FA891B;" id="rlt_4">光學(xué)緩沖器,并允許與集成
電子電路兼容。[2]
B]2m(0Y>>v j(~e{HZ ;*%3J$T+ [1] Jaime Cardenas, et al., “High Coupling Efficiency Etched Facet Tapers in Silicon Waveguides,” IEEE Phot. Tech. Lett. VOL. 26, NO. 23, 2380-2382 (2014)
t=nZ1GZyM [2] Vilson R. Almeida, et al., "Nanotaper for compact mode conversion," Opt. Lett. 28, 1302-1304 (2003);
cMs8D ZLDO&} 3D FDTD仿真 Mmmg3%G1 E] 6]c!2: 要
模擬的關(guān)鍵部件是來自參考文獻(xiàn)[1]的線性錐形硅波導(dǎo)(160 nm至500 nm寬度變化超過100 um長度,250 nm高度),它埋在二氧化硅波導(dǎo)中(注意:使用的尺寸減小了(1.5 umx1.5 umx105 um),以便達(dá)到更快的模擬時間)
UuS6y9@v 為了精確模擬線性錐形硅波導(dǎo),錐形的網(wǎng)格尺寸應(yīng)該要設(shè)置密度大一些,因此在這種情況下使用不均勻的網(wǎng)格。
MO^Q 8v 光源在時域中設(shè)置為CW( = 1.55 um),在空間域上設(shè)置為高斯橫向分布,并且位于二氧化硅波導(dǎo)的硅紙尖端。
bG)EZ 注意:模擬時間應(yīng)足夠長,以確保穩(wěn)態(tài)結(jié)果
Mz7qC3Z p40;@gUug m!5MGq~ Q~R%